ï»?!DOCTYPE html>
在设计控制器的å°åˆ¶ç”µ(sh¨´)è·¯æ¿æ—¶å°†¼‹¬äšg¾pÈ»Ÿåˆ†äؓ两部分,一部分是以处ç†å™¨äØ“æ ¸å¿ƒçš„æœ€ž®ç³»¾lŸç”µ(sh¨´)路,˜q™éƒ¨åˆ†ç¡¬ä»¶ç”µ(sh¨´)路采用多层æ¿è®¾è®¡åQŒå¦ä¸€éƒ¨åˆ†æ˜¯å处ç†å™¨æœ€ž®ç³»¾lŸå’Œæ‰©å±•ç”?sh¨´)èµ\åQŒé‡‡ç”¨çš„åŒå±‚æ¿è®¾è®¡ï¼Œä¸¤éƒ¨åˆ†ç”µ(sh¨´)路绘q‡é©±åŠ¨ã€éš”¼›ÕdŽé€šè¿‡å¤šæŽ’针连接æˆä¸ÞZ¸€ä¸ªæ•´ä½“ã€?
ç”׃ºŽåµŒå…¥å¼?a target="_blank">‹È€å…‰æ‰“æ ‡æœºå¯èƒ½æ˜¯åœ¨äº§å“çš„èžRé—´ç‰çŽ¯å¢ƒä¸‹å·¥ä½œï¼Œä¸å¯é¿å…地è¦å—到很强的外界干扎ͼŒå› æ¤è¦é‡‡å–一些抗òq²æ‰°è®¾è®¡æŽªæ–½:
(1)ž®†ç¡¬ä»¶ç³»¾lŸåˆ†ä¸ÞZ¸¤éƒ¨åˆ†åQŒåƈ˜q›è¡Œäº†éš”¼›»ï¼Œä»¥å‡ž®‘辅助处ç†å™¨ç”?sh¨´)èµ\ã€æ‰©å±•ç”µ(sh¨´)è·¯åŠå¤–部讑֤‡å¯¹ARMæ ¸å¿ƒ¾pÈ»Ÿçš„媄å“,ä¿è¯æŽ§åˆ¶å™¨çš„æ“作¾pÈ»Ÿè½¯äšg和应用程åºçš„æ£å¸¸˜qè¡Œ;
(2)æ ¸å¿ƒæ¿çš„采用多层æ¿è®¾è®¡å¢žåŠ 的地层起到了很好的å±è”½ä½œç”¨;
(3)在电(sh¨´)æºèŠ¯ç‰‡çš„输入ã€è¾“出端和集æˆèŠ¯ç‰‡çš„甉|ºå¼•è„šå’Œåœ°ä¹‹é—´å‡æ”¾¾|®äº†æ»¤æ‡Lã€åŽ»è€¦ç”µ(sh¨´)å®?特别是S3C2410A芯片å’?FPGA芯片的电(sh¨´)æºå’Œåœ°å¼•è„šè¾ƒå¤šè€Œä¸”ä½ç½®åˆ†æ•£åQŒéœ€è¦å¯¹å…¶è®¾¾|®è¾ƒå¤šçš„去耦电(sh¨´)å®?
(4)对于˜qžæŽ¥å¤–部讑֤‡çš„通用开关信寂¾“å…¥ã€è¾“出电(sh¨´)路采用光耦进行隔¼›»ï¼Œå¤–部讑֤‡é‡‡ç”¨å¤–电(sh¨´)æºä¾›ç”?sh¨´),起到了很好的隔离作ç”?
(5)在进行电(sh¨´)è·¯åŠå…ƒå™¨ä»¶å¸ƒå±€æ—Óž¼Œž®†æ¨¡æ‹Ÿéƒ¨åˆ†å’Œæ•°å—部分分开åQŒåƈ且模拟部分远¼›»é«˜é€Ÿæ•°å—部分,é‡ç‚¹è€ƒè™‘控制振镜的模拟电(sh¨´)压信寂µ°¾U?
(6)对于甉|º¾Uр地¾U¿å’Œä¿¡å·¾U¿è¦é€‰æ‹©åˆé€‚的布线宽度;
(7)对于˜qžæŽ¥åˆ°æ‰«æ振镜系¾lŸçš„模拟信巾U¿çš„采用良好的å±è”½æŽªæ–½ã€?
嵌入å¼ç³»¾lŸæŠ—òq²æ‰°è®¾è®¡æ˜¯ä¸€ä¸ªå¾ˆå¤æ‚的问题,抗干扰能力是嵌入å¼ç³»¾lŸçš„一个很é‡è¦çš„æŒ‡æ ‡ï¼Œé™¤äº†å•çº¯çš„硬件抗òq²æ‰°è®¾è®¡åQŒæœ‰æ—¶è¿˜éœ€è¦é‡‡ç”¨ç¡¬ä»¶å’Œè½¯äšg¾l“åˆæ¥å®žçŽ°æŠ—òq²æ‰°,æ高嵌入å¼ç³»¾lŸçš„å¯é 性和½E›_®šæ€§ã€?